インテル® FPGA を実装する基板を作成する際、設計者はメーカーが公開しているドキュメントを参考に回路図を作成します。

ここでは、特に気をつけるポイントにしぼった内容を掲載した "回路図チェックのポイント" の各 FPGA ファミリー専用ページへご案内します。

なお インテル® Quartus® Prime  開発ソフトウェア (以下 Quartus® Prime) では、デバイスのさまざまな制約をもとにした配置確認も行えます。

資料による回路図チェックと併せて、Quartus® Prime における確認もお願いします。

Arria® シリーズ

Cyclone® シリーズ

おすすめ記事/資料はこちら

インテル® Agilex™ FPGA & SoC 外部メモリー・インターフェイス (EMIF) 回路図確認項目

外部メモリー・インターフェイス (EMIF) デザイン & デバッグ ガイドライン - V シリーズ向け:Stratix® V, Arria® V, Cyclone® V

Stratix® 10 デザイン・ガイドライン

フィージビリティー・スタディー デザイン・ガイドライン

EMIF レイアウト・ガイドライン

EMIF デザイン & デバッグ・ガイドライン

アクティブ・シリアル・コンフィグレーション デザイン & デバッグ・ガイドライン

タイミング&インプリメンテーション デザイン & デバッグ・ガイドライン

PCI Express デザイン & デバッグ・ガイドライン

Power & Thermal デザイン & デバッグ・ガイドライン