最新の 10nm インテル® Agilex™ FPGA & SoC の革新的な機能を、動画にてご紹介します。

各テクノロジー分野に応じた機能のご紹介、ツールを用いたデモンストレーションも含まれていますのでぜひご覧ください。

 

高速インターフェース     外部メモリー・インターフェース     DSP     その他

   

 

なお インテル® Agilex™ FPGA & SoC の概要などの情報は、こちらをご覧ください。

高速インターフェース

インテル® Agilex™ F シリーズ FPGA & SoC では内蔵されたトランシーバを使用して100G イーサネットなどを実現できます。

この動画では、インテル® Agilex™ F シリーズ FPGA & SoC 内蔵イーサネットブロックと便利なデバッグツールを簡単にご紹介します。

[所要時間] 1分57秒 / [動画公開日] 2021/01/21

インテル® Agilex™ F シリーズ FPGA & SoC のトランシーバーとデバッグツール「トランシーバー・ツールキット」をご紹介します。
また、Agilex™ F シリーズ FPGA 開発キットを使用した トランシーバー・ツールキット のデモンストレーションがご覧いただけます。

[所要時間] 4分6秒 / [動画公開日] 2021/02/12

インテル® Agilex™ F シリーズ FPGA & SoC のトランシーバー・タイルの概要および PCI Express プロトコルで使用する P タイルのトランシーバー・アーキテクチャーをご説明します。
また、実際に インテル® Agilex™ F シリーズ FPGA 開発キットを使用した PCIe DMA 転送の実行結果をご紹介します。

[所要時間] 4分34秒 / [動画公開日] 2021/01/26

インテル® Agilex F シリーズ FPGA & SoC PCI Express のデバッグツールである「P-Tile Debug Toolkit」と Gen4 (16 Gbps) での実機動作をご紹介します。

基板上にはんだ付けした差動プローブにより動作中の Eye Pattern も測定しておりますので、是非結果をご覧ください。

[所要時間] 8分29秒 / [動画公開日] 2021/10/04

[参考資料]

外部メモリー・インターフェース

インテル® Agilex™ FPGA & SoC の 外部メモリー・インターフェース (EMIF) IP はデバッグ時に使用する Debug Toolkit をサポートしています。

この動画では インテル® Agilex™ FPGA & SoC と DDR4 メモリ の Debug Toolkit をご紹介します。

[所要時間] 6分7秒 / [動画公開日] 2021/01/07

 インテル® Agilex™ FPGA & SoC の 外部メモリー・インターフェース (EMIF) IP は、様々な動作をテストする Traffic Generator 2.0 をサポートしています。

この動画では Traffic Generator 2.0 の設定項目の説明とそのテスト結果をデモを交えてご紹介します。

[所要時間] 4分23秒 / [動画公開日] 2021/04/02

DSP ( Digital Signal Processor)

インテル® Agilex™ F シリーズ FPGA & SoC には、1つ前の世代よりさらに強化されたDSP ブロックを内蔵しています。

この動画では、強化された DSP ブロックと、サンプルデザインを用いた簡単なデモをご紹介します。

[所要時間] 1分37秒 / [動画公開日] 2021/01/21

インテル® Agilex™ FPGA & SoC 向けに DSP Builder for インテル® FPGA を使ってモデルベース設計を行うことができます。信号にベクトル表現を使い設計をわかりやすくコンパクトに記述できることを紹介し、例として、浮動小数点対応 FIR フィルターの設計事例を示します。

[所要時間] 5分49秒 / [動画公開日] 2021/06/08

その他

インテル® Agilex™ F シリーズ FPGA & SoC でも、従来のインテル® FPGA と同様に I/O PLL リコンフィグレーションを実行可能です。
この動画では Design Store 内のサンプルデザインを用いて I/O PLL リコンフィグレーションを行う方法を実際の操作手順とともにご紹介します。

[所要時間] 9分27秒 / [動画公開日] 2021/06/08

インテル® Agilex™ FPGA & SoC でも、従来のインテル® FPGA と同様にパーシャル・リコンフィグレーション (Partial Reconfiguration) を実行可能です。
この動画ではパーシャル・リコンフィグレーションの概要を説明し、インテル® から提供されているサンプルデザインを用いてパーシャル・リコンフィグレーションを行う手順をご紹介します。

[所要時間] 19分27秒 / [動画公開日] 2022/01/11

インテル® Agilex™ FPGA & SoC はコンフィギュレーションデータの選択、更新を可能にする Remote System Update (RSU)) をサポートしています。
この動画では、RSU の基本的な動作と Design Store 内のサンプルデザインを用いた実際の操作手順をご紹介します。

[所要時間] 19分25秒 / [動画公開日] 2022/01/12

▲ ページトップへ戻る

[今後の動画公開予定]

・56G PAM4 デモンストレーション

おすすめセミナーはこちら

[オンラインセミナー] インテル® Agilex™ FPGA & SoC デザイン セミナー

おすすめ記事/資料はこちら

インテル® Agilex™ FPGA & SoC 外部メモリー・インターフェイス (EMIF) 回路図確認項目

RTL シミュレーター & デバッグ・ツール/Questa / ModelSim