Agilex™ 7 FPGA & SoC の革新的な機能を、動画やドキュメントにてご紹介します。

各テクノロジー分野に応じた機能のご紹介、ツールを用いたデモンストレーションも含まれていますのでぜひご覧ください。

 

高速インターフェース     外部メモリー・インターフェース     DSP     その他

 

なお Agilex™ 7 FPGA & SoC の概要などの情報は、こちらをご覧ください。

▸ Agilex™ 7 FPGA 「概要」編

▸ Agilex™ 7 FPGA 「構造」編

▸ Agilex™ 7 FPGA 「パッケージとタイル」編

▸ Agilex™ 7 FPGA 「SmartVID」編

高速インターフェース

Agilex™ 7 F シリーズ FPGA & SoC では内蔵されたトランシーバを使用して100G イーサネットなどを実現できます。

この動画では、Agilex™ 7 F シリーズ FPGA & SoC 内蔵イーサネットブロックと便利なデバッグツールを簡単にご紹介します。

[所要時間] 1分57秒 / [動画公開日] 2021/01/21

Agilex™ 7 F シリーズ FPGA & SoC のトランシーバーとデバッグツール「トランシーバー・ツールキット」をご紹介します。
また、Agilex™ 7 F シリーズ FPGA 開発キットを使用した トランシーバー・ツールキット のデモンストレーションがご覧いただけます。

[所要時間] 4分6秒 / [動画公開日] 2021/02/12

Agilex™ 7 F シリーズ FPGA & SoC のトランシーバー・タイルの概要および PCI Express プロトコルで使用する P タイルのトランシーバー・アーキテクチャーをご説明します。
また、実際に Agilex™ 7 F シリーズ FPGA 開発キットを使用した PCIe DMA 転送の実行結果をご紹介します。

[所要時間] 4分34秒 / [動画公開日] 2021/01/26

Agilex™ 7 F シリーズ FPGA & SoC PCI Express のデバッグツールである「P-Tile Debug Toolkit」と Gen4 (16 Gbps) での実機動作をご紹介します。

基板上にはんだ付けした差動プローブにより動作中の Eye Pattern も測定しておりますので、ぜひ結果をご覧ください。

[所要時間] 8分29秒 / [動画公開日] 2021/10/04  

Agilex™ 7 F シリーズ FPGA 開発キットと PCIe Gen4 Rate 対応 Desktop PC (インテル® CPU) の接続試験の結果をご紹介します。
また、Avalon-MM インターフェース構成の Example Design を使用し、DMA 転送を実行した結果も掲載しています。

[掲載日] 2022/04/01

Agilex™ 7 I シリーズ FPGA & SoC 内蔵のトランシーバーについて紹介します。その中でもこの動画では F タイル・トランシーバーを重点的に説明しており、概要の紹介だけではなくトランシーバの実装手順、トランシーバー・ツールキット活用したトランシーバー性能や 400G Ethernet や SDI の評価結果などを簡単にご紹介します。

[所要時間] 7分47秒 / [動画公開日] 2022/06/24

Agilex™ 7 F シリーズ FPGA 開発キットを使用した PCIe Gen4 x16 Performance Design 実機動作デモンストレーションをご紹介します。
高効率な DMA 回路を利用した転送性能結果も掲載しておりますので、ぜひご覧ください。

[掲載日] 2023/06/06

F-tile JESD204B Intel FPGA IP を使用し、Agilex™ 7 FPGA と、アナログ・デバイセズ社の高速 A/D コンバーター AD9083 との接続確認をおこなった事例を紹介します。AD9083 の設定は、Nios® V を使用しています。

[掲載日] 2023/11/27

外部メモリー・インターフェース

Agilex™ 7 FPGA & SoC の 外部メモリー・インターフェース (EMIF) IP はデバッグ時に使用する Debug Toolkit をサポートしています。

この動画では Agilex™ 7 FPGA & SoC と DDR4 メモリ の Debug Toolkit をご紹介します。

[所要時間] 6分7秒 / [動画公開日] 2021/01/07

Agilex™ 7 FPGA & SoC の 外部メモリー・インターフェース (EMIF) IP は、様々な動作をテストする Traffic Generator 2.0 をサポートしています。

この動画では Traffic Generator 2.0 の設定項目の説明とそのテスト結果をデモを交えてご紹介します。

[所要時間] 4分23秒 / [動画公開日] 2021/04/02

Agilex™ 7 FPGA & SoC の FPGA-to-HPS Bridge から DDR4 メモリーに対して、write動作、read動作を SDRAM direct モードでおこなった事例をご紹介します。

[掲載日] 2022/09/20

Agilex™ 7 FPGA & SoC の 外部メモリー・インターフェース (EMIF) IP を使用した DDR4 ランダム・アドレス・アクセスの効率について、EMIF IP の設定を変更して測定した事例をご紹介します。

[掲載日] 2023/01/13

DSP ( Digital Signal Processor)

Agilex™ 7 F シリーズ FPGA & SoC には、1つ前の世代よりさらに強化されたDSP ブロックを内蔵しています。

この動画では、強化された DSP ブロックと、サンプルデザインを用いた簡単なデモをご紹介します。

[所要時間] 1分37秒 / [動画公開日] 2021/01/21

Agilex™ 7 FPGA & SoC 向けに DSP Builder for インテル® FPGA を使ってモデルベース設計をおこなうことができます。信号にベクトル表現を使い設計をわかりやすくコンパクトに記述できることを紹介し、例として、浮動小数点対応 FIR フィルターの設計事例を示します。

[所要時間] 5分49秒 / [動画公開日] 2021/06/08

その他

Agilex™ 7 F シリーズ FPGA & SoC でも、従来の Altera® FPGA と同様に I/O PLL リコンフィグレーションを実行可能です。
この動画では Design Store 内のサンプルデザインを用いて I/O PLL リコンフィグレーションをおこなう方法を実際の操作手順とともにご紹介します。

[所要時間] 9分27秒 / [動画公開日] 2021/06/08

 Agilex™ 7 FPGA & SoC でも、従来の Altera® FPGA と同様にパーシャル・リコンフィグレーション (Partial Reconfiguration) を実行可能です。
この動画ではパーシャル・リコンフィグレーションの概要を説明し、Altera® から提供されているサンプルデザインを用いてパーシャル・リコンフィグレーションをおこなう手順をご紹介します。

[所要時間] 19分27秒 / [動画公開日] 2022/01/11

Agilex™ 7 FPGA & SoC はコンフィグレーションデータの選択、更新を可能にする Remote System Update (RSU)) をサポートしています。
この動画では、RSU の基本的な動作と Design Store 内のサンプルデザインを用いた実際の操作手順をご紹介します。

[所要時間] 19分25秒 / [動画公開日] 2022/01/12

▲ ページトップへ戻る

[今後の動画公開予定]

・56G PAM4 デモンストレーション

おすすめ記事/資料はこちら

Intel Agilex® 7 FPGA & SoC 外部メモリー・インターフェース (EMIF) 回路図確認項目

RTL シミュレーター & デバッグ・ツール / Questa / ModelSim