説明

Nios® II のペリフェラルとして使用頻度の高い PIO についての簡易ユーザ・ガイドとなります。PIO を入力として使用した場合の割り込み設定例についても記載があります。

この資料は、Qsys システム統合ツールにて提供されている PIO (Parallel I/O) を使用して、Qsys システム外部のロジックやデバイスの制御を Nios® II のペリフェラルとして行う方法を簡易的に説明しています。PIO を Input / Output として使用する場合や割込みポートとして使用するときにご参照ください。本文中の C 言語ソースもダウンロード可能ですので、併せてご参照ください。

資料

ELS1354_Q1400_10__1.pdf

ツール・バージョン:Ver.14.0 用ドキュメント

サンプル・デザイン

ELS1354_Sample__1.zip

サンプルはこちら...

おすすめ記事/資料はこちら

Nios® II 関連の記事や資料
インテル® FPGA の開発フロー/FPGA トップページ

おすすめ FAQ はこちら

Nios® II 関連の FAQ
インテル® FPGA 関連の FAQ 

おすすめセミナー/ワークショップはこちら

Nios® II入門編トライアル・コース <無料>
カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>