Intel:Nios® II のソフトウェア開発について、参考になる資料はありますか?

Nios II

Intel:Nios® II Command shell で JIC (JTAG Indirect Configuration) を書き込む方法を教えてください。

Quartus Primeコンフィグレーション/プログラミング

Intel:Nios® II プロセッサーには Fast と Economy の2種類ありますが、どのような違いがありますか?

Nios II

Intel:Nios® II Software Build Tools (SBT) で "Make Targets" => "Build" => "mem_init_generate" の手順を実行すると、elf2flash: Error reading boot copier というエラーが発生し Hex が生成されません。

Nios II

Intel:Nios® II を含んだ FPGA デザインを Quartus® Prime コンパイルすると、"Can't generate netlist output files" というエラーメッセージが表示されます。

Nios IIQuartus Prime

Intel:Nios® II SBT for Eclipse 上ででブレークしたときに同時に、Signal Tap にもトリガーをかける方法はありますか?

Nios IIQuartus Prime

Intel:Nios® II のワークスペースを圧縮して移動するとプロジェクトが消えてしまいました。プロジェクトやワークスペースを移動させる際に注意する事はありますか?

Nios II

Intel:Nios® II Gen2 プロセッサーの最大動作クロックはどの程度ですか?

Nios II

Intel:Cyclone® V と DDRx の接続で終端抵抗の配置場所や終端抵抗までのトレース長の規定はありますか?

Intel:External Memory Interface (EMIF) をシミュレーションする際に使用する Abstract PHY と通常のモデルの違いを教えてください。

IPシミュレーション

Intel:Platform Designer の Interval Timer コアを Watch Dog Timer として使用する場合、ソフトウェアではどのように処理すべきですか?

プラットフォーム・デザイナー

Intel:Nios II でタイマ割り込みを生成する方法を教えてください。

Nios II

Intel:Nios® II のソフトウェア開発環境として、スタック・ヒープサイズの必要量を見積もるための機能は用意されていますか?

Nios II

Intel:Nios® II Software Build Tools (SBT) for Eclipse プロジェクトの移動方法を教えてください。Nios II プロジェクトを含むフォルダ一式を圧縮(.zip)して移動した後に解凍したら、Project Explorer 上にプロジェクトが表示されません。

Nios II

Intel:MAX® 10 に Nios® II を実装して使用します。Nios® II のブートメモリに UFM を使用することは可能ですか?

MAXNios II

Intel:Nios® II Software Build Tool (Nios II SBT) に付属の Ethernet サンプル(Simple Socket Server (RGMII))を v17.1 でビルドするとエラーとなります。なぜですか?

Nios II

Intel:Nios® II Software Build Tools (Nios® II SBT) から Run As ⇒ Nios II Hardware の実行では動作するソフトウェアが、CFI Flash などからのスタンド・アローン・ブートでは動作しません。どのような問題が考えられますか?

Nios II

Intel:MAX® 10 を 外部 Flash メモリ(QSPI)から Boot できません。

MAX

Intel:Quartus® Prime v17.1 の Nios® II EDS Standard Edition(Lite Edition 含む)は、Windows® 10 OS でサポートしていますか?

Quartus PrimeNios II

Intel:Nios® II と Altera Serial Flash Controller の組み合わせで Nios II のソフトウェアも EPCS/EPCQ フラッシュメモリからロードする場合、Nios® II の Reset Vector に QSPI Flash のオフセットを使用できますが Legacy ECPS Flash Controller でも同様の設定は可能ですか?

Nios II

Intel:Nios® II に 2つの Flash デバイスが接続されている場合、それぞれの Flash に Nios II Flash Programmer にて別々のデータを書込むことは可能ですか?

Nios II

Intel:Qsys の UART Core を使用して、RS-232 にて PC との通信をしています。ノンブロッキングで通信するにはどうすれば良いですか?

プラットフォーム・デザイナーIP

Intel:Nios® II を組み込んだ際の最大動作周波数について、デバイス毎で記載されている資料はありますか?

Nios II

Intel:Nios® II Gen.2 Processor はどのバージョンから使用可能ですか?

Nios II

Intel:Nios® II で例外が発生した場合に、例外の原因を確認する方法はありますか?

Nios II

MAX® 10 FPGA 開発キットのデザインに実装した Altera Generic QUAD SPI Controller 経由で、Nios® II を使って QSPI のプロテクションを操作するにはどうすれば良いですか?

MAXNios II

Cyclone® V GT FPGA 開発キットの Quick Start Guide で、最新の BTS にアップデートするためのファイル bts_config.flash のパスが記載されているのですが、指定のパスにファイルがありません。このファイルの生成方法を教えてください。

Nios II Software Build Tools (SBT) 上でビルド時に以下の Error が表示されます。

Nios II

Nios II SBT で新しいプロジェクト作成しています。Nios II Application and BSP from Templete にて、SOPCINFO ファイルを設定後に Templates が選択できず、Finish も実行できず、次の手順へ進めません。

Nios II

Qsys の Avalon-MM バス・マスタが複数(Nios II とその他マスタ IP)ある場合、Nios II のみリセット状態のままにすると、Nios II 以外の Avalon-MM バス・マスタは Avalon-MM を介して他 IP へのアクセスは可能でしょうか?

プラットフォーム・デザイナーNios IIIP