説明
この「Nios® II はじめてガイド」シリーズは、Nios® II プロセッサをはじめて使用するユーザ向けの資料です。
Platform Designer には標準で I2C Slave to Avalon®-MM Master Bridge Core が準備されており、この IP コアを使用する事で、簡単にメモリに接続された I2C スレーブを FPGA 内に実装する事ができます。
本資料は I2C Slave to Avalon®-MM Master Bridge Core の address stealing 機能と On-Chip Memory (RAM and ROM) Core を使って、FPGA 内に I2C BUS EEPROM と同じ機能を実装する方法を紹介したものです。
資料
nios2_i2c_slave_v171_r1__1.pdf
ツール・バージョン:Ver 17.1 向けドキュメント
サンプル・ファイル
ツール・バージョン:Ver 17.1 向けサンプル・デザインとサンプル・コード
サンプル・ファイルには、FPGA デザイン(QAR ファイル)とソース・コード(C ファイル)が含まれています。
【FAQ】 Intel:QAR ファイルは、何のためのファイルですか?
おすすめ記事/資料はこちら
おすすめ FAQ はこちら
おすすめセミナー/ワークショップはこちら
Nios® II入門編トライアル・コース <無料>
カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>