説明

この資料は、マイクロ・プロセッサとデバイス・チップとの通信で一般的に使用されている I2C-Bus(2 ワイヤ)通信を、PIO を使用して実現する方法を紹介しています。

I2C-Bus は、シリアル・クロック・ライン(SCLK)とシリアル・データ・ライン(SDAT)の2本のバス・ラインだけで構成されており、比較的低いビット・レートの通信を想定したバスのため、ソフトウェアで信号を制御して通信を行うことが可能です。

資料

Nios II - PIO を使用した I2C-Bus(2ワイヤ)マスタの実装

おすすめ記事/資料はこちら

Nios® II 関連の記事や資料
インテル® FPGA の開発フロー/FPGA トップページ

おすすめ FAQ はこちら

Nios® II 関連の FAQ
インテル® FPGA 関連の FAQ 

おすすめセミナー/ワークショップはこちら

Nios® II入門編トライアル・コース <無料>
カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>