説明

この資料では、Nios® II の割り込みの実現フローを紹介しています。

Nios® II のシステムでは、スレーブより Nios® II へ 割り込みのトリガとして、リクエスト(IRQ)がアサートされます。そして、 Nios® II は各スレーブの割り込みに対応したサービス・ルーチンを実施します。

この資料の内容は、Quartus® II 開発ソフトウェア v14.0 と Nios® II Software Build Tool(Nios® II SBT) v14.0 の環境で動作確認を行っています。確認に使用した開発ボードは、Terasic 社 Cyclone® V GX Starter Kit です。該当のデザインもダウンロードできますので、併せてご参照ください。

資料

ツール・バージョン:Ver.14.0 用ドキュメント

ELS1366_Sample__1.zip

サンプルはこちら...

おすすめ記事/資料はこちら

Nios® II 関連の記事や資料
インテル® FPGA の開発フロー/FPGA トップページ

おすすめ FAQ はこちら

Nios® II 関連の FAQ
インテル® FPGA 関連の FAQ 

おすすめセミナー/ワークショップはこちら

Nios® II入門編トライアル・コース <無料>
カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>