説明

この資料は、MAX® 10 FPGA Development Kit に実装された 512Mb の Quad SPI Flash メモリに Nios® II のプログラムを格納し、MAX® 10 デバイス内のデザインに実装した Altera Generic QUAD SPI Controller 経由で Nios® II ブートを行う方法について記載した資料です。Quad SPI Flash メモリを外部不揮発性メモリとして使用して Nios® II のプログラムを格納するためのサンプル・デザインとして参照できます。

資料

Quad SPI Flash メモリからの Nios IIブート方法 MAX 10 FPGA Development Kit 編 (Ver.15.1)

サンプル・デザイン

ELS1403_Q1510__1.zip

ツール・バージョン:Ver.15.1 用サンプル・デザイン

おすすめ記事/資料はこちら

Nios® II 関連の記事や資料
インテル® FPGA の開発フロー/FPGA トップページ

おすすめ FAQ はこちら

Nios® II 関連の FAQ
インテル® FPGA 関連の FAQ 

おすすめセミナー/ワークショップはこちら

Nios® II入門編トライアル・コース <無料>
カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>