Lattice社が提供するリファレンスデザイン集まとめ

このページは、現在Lattice社のWebページに掲載されているリファレンスデザインの中で、お客様から要望が高いものをまとめました。

ダウンロードボタンをクリックすると、Lattice社の公式HP(外部サイト)へ移動し、関連するリファレンスデザインのページへリンクします。

 ※Lattice社のリファレンスデザインは、無償でお使いいただけます。

 動作保障はされておらず、ご自身で動作検証いただく必要があります。

 また、常に最新版のリファレンスデザインをお使いいただくようお願いいたします。

【入手できるもの】

 ・リファレンスデザイン プロジェクトファイル一式

 ・ユーザーマニュアル資料※英語

なお、以下の中から特に要望が高いものは、マクニカで日本語マニュアルを作成したリファレンスデザインをご用意しています。
日本語マニュアルと一緒にリファレンスデザインを参照したい方はページ下部のボタンよりリファレンスページに遷移してください。

MIPI 系 リファレンスデザイン

【CrossLink-NX】Parallel to MIPI CSI-2 / DSI Display Interface Bridge

CrossLink-NX 向け、Parallel to MIPI CSI-2 / DSI Display Interface Bridge リファレンスデザイン となります。

特長は以下となります。

 ・Compliant with MIPI D-PHY v1.2, MIPI DSI v1.2, and MIPI CSI-2 v1.2 Specifications

 ・Supports MIPI DSI and MIPI CSI-2 interfacing up to 6 Gb/s for Soft D-PHY and up to 10 Gb/s for Hard D-PHY

 ・Supports 1, 2, or 4 MIPI D-PHY data lanes

 ・Supports non-burst mode with sync events for transmission of DSI packets only

 ・Supports low-power (LP) mode during vertical and horizontal blanking

 ・Supports common MIPI DSI compatible video formats (RGB888, RGB666)

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CrossLink-NX】MIPI DSI/CSI-2 to OpenLDI LVDS Interface Bridge

CrossLink-NX 向け、MIPI DSI/CSI-2 to OpenLDI LVDS Interface Bridge リファレンスデザインとなります。

特長は以下となります。

 ・Single CSI-2 input (RGB888, RAW8, RAW10, or RAW12) to single or dual channel RGB888 LVDS outputs (RGB888)

 ・Single DSI input (RGB888 or RGB666) to single or dual channel LVDS output (RGB888 or RGB666)

 ・Supports MIPI DSI input up to 1.5 Gbps per lane

 ・Supports OpenLDI at 1.2 Gbps per lane

 ・Compliant with CSI-2 Specification v1.1

 ・Compliant with DSI Specification v1.1

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

※マクニカで日本語マニュアルも用意していますので、日本語マニュアルをご希望の方は下部ボタンより遷移ください。

【CrossLink-NX】1 to N MIPI CSI-2/DSI Duplicator

CrossLink-NX 向け、1 to N MIPI CSI-2/DSI Duplicator リファレンスデザイン となります。

特長は以下となります。

 ・One RX channel is duplicated to one or two TX channels (RX / TX channel can have one, two, or four lanes)

 ・For RX, Hard IP enables 1.5 Gbps per lane and saves FPGA resources. Soft IP performance is 1.2 Gbps per lane.

 ・Hard IP is used on TX channel(s), enabling 1.5 Gbps per lane performance

 ・Non-continuous clock mode on RX channels is possible provided the continuous clock can be obtained internally or fed directly from the pin.

 ・Maximum 1.5 Gbps Tx per lane (10 Gbps maximum bandwidth)

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CrossLink-NX】4 to 1 Image Aggregation

CrossLink-NX 向け、4 to 1 Image Aggregation リファレンスデザインとなります。

特長は以下となります。

 ・CSI-2 4 lanes x 4 channel inputs at 371 Mbps/lane inputs

 ・Camera sensors are configured by CrossLink-NX using I2C interface

 ・RAW10 data are converted to RGB888 on all channels

 ・Output image can be changed by the on-board switch

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CertusPro-NX】SLVS-EC to MIPI CSI-2

CertusPro-NX 向け、SLVS-EC to MIPI CSI-2 リファレンスデザインとなります。

特長は以下となります。

 ・Compliant with MIPI D-PHY v1.2, and MIPI CSI-2 v1.2 Specifications

 ・Supports MIPI CSI-2 interfacing up to 5 Gb/s for SLVS-EC and 6 Gb/s for Soft TX D-PHY

 ・Supports 1, 2, 4, 6 or 8 RX data lanes

 ・Supports 1, 2, or 4 MIPI TX D-PHY data lanes

 ・Supports low-power (LP) mode during vertical and horizontal blanking

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CertusPro-NX】SubLVDS to MIPI CSI-2 Image Sensor Bridge

CertusPro-NX 向け、SubLVDS to MIPI CSI-2 Image Sensor Bridge リファレンスデザインとなります。

特長は以下となります。

 ・Supports 4-, 6-, 8-, or 10-lane SubLVDS input to 1-, 2-, or 4-lane MIPI CSI-2 output

 ・Supports input lane bandwidth of up to 1.25 Gbps and output lane bandwidth of up to 1.5 Gbps

 ・Image cropping option

 ・VSYNC and HSYNC can be generated to control sensor timing

 ・Dynamic parameter setting through I2C

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CertusPro-NX】MIPI DSI/CSI-2 to OpenLDI LVDS Interface Bridge

CertusPro-NX 向け、MIPI DSI/CSI-2 to OpenLDI LVDS Interface Bridge リファレンスデザインとなります。

特長は以下となります。

 ・Single CSI-2 input (RGB888, RAW8, RAW10, RAW12 or RAW14) to single or dual channel RGB888 LVDS outputs (RGB888)

 ・RX channel can have one, two, or four lanes with the bandwidth up to 1.5 Gbps per lane using RX D-PHY Soft IP

 ・Number of TX data lanes is four (RGB888) per TX channel

 ・Maximum TX bandwidth is 945 Mbps per lane

 ・Image cropping option is available in case of CSI-2 input  

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のリファレンスデザインを使用するようお願いいたします。)

【CertusPro-NX】N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation

CertusPro-NX 向け、N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation リファレンスデザインとなります。

特長は以下となります。

 ・Two to eight Soft RX channels can be aggregated

 ・All RX channels must be in the same configuration

 ・Maximum RX bandwidth is 1.5 Gbps per lane

 ・Maximum TX bandwidth is 2.5 Gbps per lane

 ・Number of TX lanes can be one, two, or four

詳細は以下ボタンより、Lattice公式サイトへ移動し確認ください。(常に最新版のRDを使用するようお願いいたします。)

SERDES 系 リファレンスデザイン

更新までしばらくお待ちください

その他 リファレンスデザイン

更新までしばらくお待ちください

マクニカ製日本語マニュアル資料付きリファレンスデザインページ

マクニカ製日本語マニュアル資料付きリファレンスデザインページは以下ボタンをクリックしてください。