| 
 パート # デバイス名  | 
 10SG050  | 
 10SG065  | 
 10SG085  | 
 10SG110  | 
 10SG165  | 
 10SG210  | 
 10SG250  | 
 10SG280  | 
 10SG450  | 
 10SG550  | 
|
|---|---|---|---|---|---|---|---|---|---|---|---|
| 
 Stratix 10 製品  | 
 GX 500  | 
 GX 650  | 
 GX 850  | 
 GX 1100  | 
 GX 1650  | 
 GX 2100  | 
 GX 2500  | 
 GX 2800  | 
 GX 4500  | 
 GX 5500  | 
|
| 
 等価 LE 数  | 
 484,000  | 
 646,000  | 
 841,000  | 
 1,092,000  | 
 1,624,000  | 
 2,005,000  | 
 2,422,000  | 
 2,753,000  | 
 4,463,000  | 
 5,510,000  | 
|
| 
 アダプティブ・ロジック・モジュール数  | 
 164,160  | 
 218,880  | 
 284,960  | 
 370,080  | 
 550,540  | 
 679,680  | 
 821,150  | 
 933,120  | 
 1,512,820  | 
 1,867,680  | 
|
| 
 ALM レジスタ数  | 
 656,640  | 
 875,520  | 
 1,139,840  | 
 1,480,320  | 
 2,202,160  | 
 2,718,720  | 
 3,284,600  | 
 3,732,480  | 
 6,051,280  | 
 7,470,720  | 
|
| 
 Hyper-Register 数  | 
 数百万個の Hyper-Register をモノリシック FPGA ファブリック全体に分散配置  | 
||||||||||
| 
 合成可能クロック・ツリー数  | 
 数千個の合成可能クロック・ツリー  | 
||||||||||
| 
 GXT 全二重  | 
 16  | 
 16  | 
 32  | 
 32  | 
 64  | 
 64  | 
 96  | 
 96  | 
 48  | 
 48  | 
|
| 
 GX全二重トランシーバ数  | 
 8  | 
 8  | 
 16  | 
 16  | 
 32  | 
 32  | 
 48  | 
 48  | 
 24  | 
 24  | 
|
| 
 最大トランシーバ数  | 
 24  | 
 24  | 
 48  | 
 48  | 
 96  | 
 96  | 
 144  | 
 144  | 
 72  | 
 72  | 
|
| 
 M20K  | 
 2,196  | 
 2,583  | 
 3,477  | 
 4,401  | 
 5,851  | 
 6,501  | 
 9,963  | 
 11,721  | 
 7,033  | 
 7,033  | 
|
| 
 M20K メモリ  | 
 43  | 
 50  | 
 68  | 
 86  | 
 114  | 
 127  | 
 195  | 
 229  | 
 137  | 
 137  | 
|
| 
 MLAB メモリ  | 
 3  | 
 3  | 
 4  | 
 6  | 
 8  | 
 11  | 
 13  | 
 15  | 
 23  | 
 29  | 
|
| 
 可変精度 DSP  | 
 1,152  | 
 1,440  | 
 2,016  | 
 2,520  | 
 3,145  | 
 3,744  | 
 5,011  | 
 5,760  | 
 1,980  | 
 1,980  | 
|
| 
 18x19  | 
 2,304  | 
 2,880  | 
 4,032  | 
 5,040  | 
 6,290  | 
 7,488  | 
 10,022  | 
 11,520  | 
 3,960  | 
 3,960  | 
|
| 
 固定小数点性能(TMACS)  | 
 4.6  | 
 5.8  | 
 8.1  | 
 10.1  | 
 12.6  | 
 15.0  | 
 20.0  | 
 23.0  | 
 7.9  | 
 7.9  | 
|
| 
 単精度浮動小数点性能  | 
 1.8  | 
 2.3  | 
 3.2  | 
 4.0  | 
 5.0  | 
 6.0  | 
 8.0  | 
 9.2  | 
 3.2  | 
 3.2  | 
|
| 
 最大ユーザー I/O  | 
 488  | 
 488  | 
 736  | 
 736  | 
 704  | 
 704  | 
 1160  | 
 1160  | 
 1640  | 
 1640  | 
|
| 
 PCIe®  | 
 1  | 
 1  | 
 2  | 
 2  | 
 4  | 
 4  | 
 6  | 
 6  | 
 3  | 
 3  | 
|
| 
 セキュア・デバイス・マネージャ数  | 
 AES-256/SHA-256 bitsream encryption/authentication, physically unclonable function (PUF), ECDSA 256/384 boot code authentication, side channel attack protection  | 
||||||||||
| 
 ハード・プロセッサ・システム数  | 
 Quad-core 64 bit ARM® Cortex®-A53 up to 1.5 GHz with 32 KB I/D cache, NEONTM coprocessor, 1 MB L2 cache, direct memory access (DMA), system memory management unit, cache coherency unit, hard memory controllers, USB 2.0 x2, 1G EMAC x3, UART x2, SPI x4, I2C x5, general-purpose timers x7, watchdog timer x4  | 
||||||||||
Notes:
    ※1.LE 数はインテル®・デバイス間での比較用であり、競合 FPGA 製品に対しては控えめな数値となっています。 
    ※2.固定小数点性能 (TMACS) は、プリアダーの使用を前提としています。
    ※3.浮動小数点性能は、IEEE 754 に準拠した単精度です。
    ※4.クアッドコア ARM® Cortex®-A53 ハード・プロセッサ・システムは、Stratix® 10 SX SoC デバイスのみ対応しています。