サイト内検索

Intel:Quartus® Prime Standard および Lite Edition 23.1 において、ALTPLL 作成中に Wizard 画面が落ちてしまいます。

CycloneMAXQuartus Primeクロック/PLL

Analog Devices RFトランシーバー : AD9361の評価ボード(AD-FMCOMMS3-EBZ)に付属しているAnalog Devices Kuiper Linuxに含まれるOSS(オープンソースソフトウェア)のライセンス一覧を提供頂けますか?

RFとマイクロ波

Analog Devices RFトランシーバー : AD9361の評価ボード(AD-FMCOMMS3-EBZ)に付属しているAnalog Devices Kuiper Linuxを使った、ビルド方法について教えてください。

RFとマイクロ波

Intel:Quartus® Prime Pro Edition 22.2 において Install devices で .qdz を追加インストールすると、Warning が発生してインストールができません。

Quartus Prime

Intel:Intel® Stratix® 10 Hard Processor System Address Map and Register Definitions にある System Manager グループの boot_scratch_cold0 ~ boot_scratch_cold8 レジスターの用途や値の範囲について教えてください。

AgilexStratix

NVIDIA Jetson:JetsonのHWのリビジョンを 調べる方法はありますでしょうか?

Jetson

Analog Devices DSP : SHARCやBlackfin上で、OSを動かすことは可能ですか?

プロセッサーおよびマイクロコントローラー

Intel:Quartus® Prime Pro Edition v20.2 で、HDMI Intel FPGA IP の Example Design を生成すると Error が発生します。

IPQuartus Prime

Intel:Quartus® Prime Pro Edition v20.1 用に WSL 環境をインストールしましたが、Nios® II Command Shell で nios2-terminal を実行するとエラーになります。

Nios II

Intel:Arria® 10 デバイスでの PCI-Express (PCIe) Gen3 Root Port シミュレーションの実行方法を教えてください。

ArriaPCI ExpressQuartus Primeシミュレーション

Intel:Linux が動作しているシステム上で、FPGA 部にインプリメントされているレジスターに対してのリード/ライトを行う場合、SoC EDS の socal.h に記載されている ALT_WRITE_WORD / ALT_READ_WORD の API 関数を使用できますか?

SoC EDS/DS-5SoC FPGA

Intel:インテル® HLS コンパイラーで必要な Microsoft Visual Studio のバージョンを教えてください

HLS

Intel:インテル® HLS コンパイラーで必要な C++ コンパイラーのバージョンを教えてください

HLS

Intel:Quartus® Prime Pro Edition ver.18.1.0 において、Stratix® 10 の PCI-Express Hard IP Example Design の生成がエラーになります。

IPPCI ExpressQuartus PrimeStratix

Intel:リモート・サーバーに SSH ログインしてコンパイルする際、接続断した後もコンパイルを継続させることはできますか?

Intel:Cyclone® V SoC にて QSPI ブートの構成で Linux を使用していますが、Watchdog Timer の Timeout 発生後の再起動時に以下のようなログが表示されます。原因を教えてください。

SoC FPGA

Intel:Cyclone® V SoC を QSPI ブートの構成で Linux を使用しています。 Kernel バージョンを最近のバージョン(4.14.73-ltsi)に変更したところ、Linux からの QSPI Flash へのRead アクセスが期待通りに動作しなくなりました

CycloneSoC EDS/DS-5SoC FPGA

Intel:Cyclone® V SoC で Linux ベースの開発を行っています。DS-5™ で Linux アプリケーションのデバッグを実行しようとすると以下のようなエラーメッセージが表示されてしまいます。

SoC FPGASoC EDS/DS-5Embedded SW(OS)

Intel:Synopsys® VCS-MX 用のシミュレーション・モデルが生成できません。Executable location にて VCS-MX の実行ファイルの保存ディレクトリのパスを指定しているにも関わらずエラーになります。また、Nativelink にてシミュレーションを実行してもエラーが発生します。

Quartus Primeシミュレーション

Intel:Linux マシンの Quartus® Prime で作成したプロジェクトを、Windows® PC にコピーしてコンパイルするとエラーになります。

Quartus Prime

Intel:Platform Designer(旧 Qsys)を使用して HPS-to-FPGA Bridge に altera_avalom_i2c (Altera Avalon I2C) を接続しています。デバイス・ツリー・ジェネレータを用いて、.sopcinfo からデバイスツリー(.dts)を生成しましたが、該当の i2c デバイス用の記述を確認すると .compatible = "unknown,unknown-17.1"; となり、デバイス・ドライバの紐付けが行われません。

プラットフォーム・デザイナーSoC EDS/DS-5SoC FPGA

Intel:VirtualBox 上の Linux で DS-5™ を起動すると Segmentation Fault (core dumped) になります。

SoC FPGASoC EDS/DS-5

Intel:Cyclone® V SoC / Arria® V SoC にて、FPGA2SDRAM(F2S) ポートを利用する FPGA デザインに対して、Hard Processor System (HPS) 側から Linux 起動後に FPGA コンフィグレーションすることは可能ですか?

SoC FPGA

Intel:sof2flash を Linux のマシンで行う方法を教えてください。

Nios II

Intel:Arria® 10 SoC を使用する際、U-Boot をカスタマイズすることでサポート可能な QSPI デバイスの情報はありますか?

ArriaSoC FPGASoC EDS/DS-5

Silicon Labs CP210x:CP210xはAndroid OSに対応していますか?

CP21xx

Intel:SoC デバイスに Linux を実装した場合、zImage から Kernel Build 時にどのような kernel driver が実装されているかを確認する方法はありますか?

SoC FPGAEmbedded SW(OS)

Intel:DS-5™ を利用して Cyclone® V SoC 上で動作する Linux アプリケーションのデバッグを行っていますが、シリアル・ターミナルの Read/Write を契機にシグナル(SIGIO)を検知して動作が停止してしまいます。回避する方法はありますか?

SoC EDS/DS-5SoC FPGA

Texas Instruments Sitaraシリーズ:PCIeをルートコンプレックスで使用する場合、Linuxカーネルのコンパイルで何か設定は必要でしょうか。

プロセッサーSitaraシリーズ

Intel:Arria® 10 SoC で対応している OS の情報を教えてください。

ArriaSoC FPGASoC EDS/DS-5Embedded SW(OS)