Intel:Cyclone® V Native PHY で 5Gbps のデザインを作成したところ Fitter Error が発生します。原因を教えてください。
Cyclone
Quartus Prime
トランシーバー
カテゴリー:トランシーバー
ツール:Quartus® Prime
デバイス:Cyclone® V
Datarate : 5000Mbps, FPGA fabric : 10bit で、"パラレルクロック周波数 = 500MHz > Datasheet の許容値" のためエラーとなっています。
Transceiver -> FPGA Fabric のパラレルクロックには下記のように周波数の制限があります。
(参考)Cyclone V Device Datasheet
https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/hb/cyclone-v/cv_51002.pdf
Table 26. Transceiver-FPGA Fabric Interface Specifications for Cyclone V GX, GT, SX, and ST Devices
具体的なパラレルクロック周波数は A÷B で算出してください。
(A) データレート
(B) FPGA fabric / Standard TX,RX PCS interface width
FPGA Fabric のバンド幅を広げることでエラーを回避できます。