条件を指定して絞り込む

現在 3271 件がヒットしています。

メーカー

A

B

C

D

E

F

G

H

I

J

K

L

M

N

O

P

Q

R

S

T

U

V

W

X

Y

Z

Intel:Arria® 10 SoC で FPGA を経由した Ethernet MAC インターフェイスは何が使えますか?

Arria IP

カテゴリ:SoC
ツール:Quartus® Prime (Platform Designer)
デバイス:Arria® 10


Arria® 10 SoC の FPGA 側の I/O を利用する Ethernet MAC インターフェイスは MII、GMII、RMII、RGMII、SGMII の 5種類に対応しています。
ただし、プラットフォーム・デザイナー上で FPGA Routing を選択する際には、GMII/MII のみ選択可能です。

GMII/MII を除いては、全て FPGA 側にアダプターロジックを実装する対応が必要となります。
特に RMII については、アダプターロジックが提供されないため、全て自作での対応が必要です。

詳細は下記ドキュメントを参照ください。
「Intel Arria 10 Hard Processor System Technical Reference Manual」 (a10_5v4 | 2017.07.22)
https://www.altera.com/content/dam/altera-www/global/en_US/pdfs/literature/hb/arria-10/a10_5v4.pdf
(18.1.5 PHY Interface 14 の項目)

以下の内容で記載されていますが、「∗with additional required adaptor logic∗」と記載されるものが、アダプターロジックが必要なインターフェイスに該当します。

The PHY interfaces supported using the HPS I/O pins are:

  • Reduced Media Independent Interface (RMII)
  • Reduced Gigabit Media Independent Interface (RGMII)


The PHY interfaces supported using the FPGA I/O pins are:

  • Media Independent Interface (MII)
  • Gigabit Media Independent Interface (GMII)
  • Reduced Media Independent Interface (RMII) with additional required adaptor logic (Note: Additional adaptor logic for RMII not provided.)
  • Reduced Gigabit Media Independent Interface (RGMII) with additional required adaptor logic
  • Serial Gigabit Media Independent Interface (SGMII) supported through transceiver I/O or high-speed low-voltage differential signaling (LVDS) with soft clock data recover (CDR) I/O with additional required adaptor logic


経験豊富なFAEが
無料でご相談を承ります。

特定製品の仕様からパーツの選定まで、当社のFAEが皆様のテクニカルなお悩みに無料で回答します。ぜひ、お気軽にご相談ください。