Intel:Cyclone® V と DDRx の接続で終端抵抗の配置場所や終端抵抗までのトレース長の規定はありますか?
カテゴリ:Ethernet
ツール:Quartus® Prime
デバイス:Cyclone® 10 LP
以下リンクのデザインをご参照ください。
Design Store : Nios II Simple Socket Server For C10 LP
https://fpgacloud.intel.com/devstore/platform/17.1.0/Standard/nios-ii-simple-socket-server-for-c10-lp/