Intel:SoC FPGA デバイスの ARM® プロセッサをホストとする構成で、インテル® FPGA SDK for OpenCL™ を使用しています。ホスト(ARM)側とカーネル(FPGA)側、それぞれの動作周波数の設定および確認方法を教えてください。

OpenCL SoC FPGA

カテゴリ:OpenCL™
ツール:インテル® FPGA SDK for OpenCL™
デバイス:Cyclone® V


OpenCL™ カーネルの周波数は *.sta.rpt で確認可能です。(clocks の項目)
カーネル(FPGA)側のクロック周波数はユーザ側で変更できるものではなく、ツールが自動的に決定します。
(カーネル用クロックを供給する PLL をツールが自動で Reconfig し、Timing Met するまで周波数を下げる方法で決定)

ホスト(ARM)側の周波数については Platform Designer(旧 Qsys)の HPS のオプション項目にて指定します。
指定した周波数が動作に反映されます。


経験豊富なFAEが
無料でご相談を承ります。

特定製品の仕様からパーツの選定まで、当社のFAEが皆様のテクニカルなお悩みに無料で回答します。ぜひ、お気軽にご相談ください。