Intel:ALTLVDS RX でどのように設定しても位相が等しくずれています。なぜですか?
IP
カテゴリ:仕様
ツール:Quartus® Prime
デバイス:Cyclone® V
ALTLVDS RX コアは rx_inclock に対して fclk が自動的に 180°ずれるように設定されます。
つまり、Mega Wizard で設定する phase shift の値はすでに -180° 分ずれているところからさらに設定値分ずれるので、これを考慮して phase_shift 値の設定とタイミング制約を与える必要があります。