Cyclone® III と Cyclone® IV で EPCS Flash Controller を使用する際に、生成した Qsys システムに dclk, sce, sdo, data0 のポートが生成されています。どのように接続すればよいですか?
プラットフォーム・デザイナー
IP
カテゴリ:Quartus® Prime / Quartus® II (Qsys)
ツール:Quartus® Prime / Quartus® II
デバイス:Cyclone® III / Cyclone® IV、EPCQ / EPCS
トップ・デザイン内でそれぞれ下記のようにアサインしてください。
data0 ⇒ DATA0
sdo ⇒ DATA1,ASDO
dclk ⇒ DCLK
sce ⇒ FLASH_nCE
また、ユーザ・プログラムから EPCS Flash Controller を使用する場合には、FPGA がユーザ・モードに入った際に User I/O として使用できるように Dual Purpose Pin の設定をする必要があります。
参考情報
https://www.altera.com/en_US/pdfs/literature/ug/ug_embedded_ip.pdf
(EPCS Serial Flash Controller Core の Functional Description を参照してください。)