Cyclone V SoC デバイスの HPS_CLK1 ピンに入力できるクロック周波数を教えてください。
SoC FPGA
クロック/PLL
カテゴリ:SoC
ツール:Quartus® Prime / Quartus II
デバイス:Cyclone® V
Cyclone V SoC デバイスの HPS_CLK1 ピンには、10~50MHz の範囲でクロック入力をする必要があります。
詳細は、下記ドキュメントを参照してください。
https://www.altera.com/en_US/pdfs/literature/hb/cyclone-v/cv_5v4.pdf
(OSC1 Clock Group Clock のキーワードで検索してください。)