Intel:Arria® 10 で LVDS_RX を実現したいのですが、100 Ω の差動終端抵抗は内蔵されていますか?

Arria

デバイス : Arria® 10
ツール : Quartus® Prime / Quartus® II
カテゴリ : 仕様


Arria® 10 では、すべての I/O バンクの差動入力ピンにおいて内部に 100 Ω の On-Chip Termination(チップ内終端)を持っており、On-Chip Termination (Rd) ありの True LVDS をサポートします。

Assignment Editor にて、

 To : <入力ピン>
 Assignment Name : Input Termination
 Value : Differential

の制約を与えてコンパイルを行ってください。
コンパイル後は、コンパイル・レポートの Fitter ⇒ Resource Section ⇒ Input Pins にて Termination が Differential になっていることを確認してください。

参考情報
Intel® Arria® 10 Core Fabric and General Purpose I/Os Handbook
https://www.altera.com/en_US/pdfs/literature/hb/arria-10/a10_iohsio.pdf
(Differential Input RD OCT で検索してください。)


経験豊富なFAEが
無料でご相談を承ります。

特定製品の仕様からパーツの選定まで、当社のFAEが皆様のテクニカルなお悩みに無料で回答します。ぜひ、お気軽にご相談ください。