Analog Devices PalmSens:OEMとして、このまま自社(お客様)製品として販売することは可能でしょうか?
Analog Devices PalmSens:これまでの既存ポテンショスタット製品に対して、EmStat pico 製品の特長的なメリットはどのような点にありますか?
Intel: On the Cyclone® V SoC FPGA development kit, when starting U-Boot v2013.01.01, the USB memory connected to the USB host cable (OTG cable) attached to the kit is not recognized. If you connect the USB Hub to the cable included in the kit and then connect the same USB memory, it will be recognized.
Intel: Attempting to run the Board Test System on the Cyclone® 10 GX Development Kit results in an error. The connection with the board uses the J9 connector (Embedded Intel FPGA Download Cable II).
Intel: Board Test System (BTS) does not recognize the device on Cyclone® 10 GX Development Kit. Please tell me how to deal with it.
Intel:インテル® Stratix® 10 TX FPGA シグナル・インテグリティー開発キットのインストーラーに含まれる Example Design の qts_pam4_com をコンパイルすると、論理合成でエラーが発生します。
Intel:インテル® Stratix® 10 開発キットには DDR4/DDR3/RLDRAM の 3種類が同梱されていますが、OpenCL™ ではどのメモリーを使用できますか?
Intel:外部からクロックを供給して Arria® 10 SoC Development Kit の SFPP からインタフェースしたいのですがどうすればいいでしょうか?
Intel:Arria® V GX スターター開発キットで Triple-Speed Ethernet (TSE) IP の検証を行っていますが、送信パケットが MAC から PHY に出力されません。
Intel:Cyclone® V SoC 開発キットを使用して Board Test System(BTS) の Power Monitor で消費電力を測定したいのですが、ユーザ回路内に特殊な回路を実装する必要はありますか?
Intel:マクニカマウザーで購入したインテル FPGA 開発キット用のライセンスが、ライセンス・センターの [保有ライセンス & ユーザー] タブに表示されません。
Intel:Cyclone® V GT 開発キット の Board Test System で、System Info、GPIO、Flash、HSMB タブがアクティブになりませんでした。何が原因ですか?
Intel:Arria® 10 SoC で Hard Processor System (HPS) 側に接続されている DDR メモリをデバッグする方法はありますか?
Intel:Arria® 10 SoC 開発キット向け 10GBASE-R SFP ループバック・テストの Example Design はありますか?
Intel:Arria® 10 SoC 開発キットを NAND ブートの構成で使用します。NAND Flash の Bad Block 数が 3個以上となっ場合に HPS Flash Programmer からの書き込みがエラーとなります。
Silicon Labs Zigbee®:開発キットに入っているはずのライセンスキー(シリアル番号)が見当たりません
Silicon Labs Zigbee®:MGMxxxを使ってZigbee機器を開発したいのですが、Zigbeeのソフトウェア(スタック)はどのようにすれば入手できますか?
Intel:インテル® FPGA の開発キットで On-Chip Termination (OCT) が使えるピンに外部終端抵抗がついている場合があります。外部終端の方が推奨ということですか?
Intel:Arria® 10 SoC 開発キットで、起動時に LED (D17) が赤く点灯します。D17 が赤く点灯するのは、どのような状態ですか?
Intel:JTAG 8番ピンを HPS_TRST に接続することで、HPS Flash Programmer に弊害はありますか?
Intel: Is it possible to use a 3rd party debugger for Cyclone® V SoC Hard Processor System (HPS) JTAG and an Intel® FPGA Download Cable II (USB-Blaster™ II) for FPGA JTAG?
Intel: Is it possible to see how U-Boot works with DS-5 by stepping through it?
Intel: What are the JTAG_TCK / JTAG_TDI / JTAG_TDO / JTAG_TMS signals for the PCI Express (PCIe) Card Edge Connector on the Arria® V Development Kit?
Intel: What is the purpose of the WAKE_N / SMCLK / SMDAT signals for the Arria® V Development Kit's PCI-Express (PCIe) Card Edge Connector?
Intel:Cyclone® 10 LP 評価キットに付属されている USB Y-cable の使い方を教えてください。
Intel:評価キットに付属している FMC ループバック・ドータ・カード(FMC Loopback Daughter Card)の回路図はどこからダウンロードできますか?
Silicon Labs Bluetooth:BT121のSDKはどこから入手できますか?
Silicon Labs Bluetooth:BGM111のSDKはどこから入手できますか?
NVIDIA Jetson TX2:JETSON開発キットのIFコネクタより先の部品(基板)などはありますか?たとえば、カメラ入力用のIF基板などを探しています。
MAX® 10 FPGA 開発キットのデザインに実装した Altera Generic QUAD SPI Controller 経由で、Nios® II を使って QSPI のプロテクションを操作するにはどうすれば良いですか?