本イベントの開催は終了いたしました。

イベントの特徴

TOPPERS BASE PLATFORM(CV)をベースに、USBと有線LANの実習を行います

本セミナーではインテル® Cyclone® V SoC FPGAのハードウェアに特化して開発を行ったTOPPERS BASE PLATFORM(CV)をベースとして、マルチコア用RTOS:TOPPERS/FMPカーネルの機能や、FPGA用ドライバの解説、USB-OTGを使ったホスト・デバイスの実習、lwIPを使った有線LANの実習を行い、組込みソフトウェア・プラットフォームの構築に関しての知識を習得して頂くことを目的としています。
※開発キットTERASIC社のDE10-Nanoを使用します。

こんな人にオススメです!

・インテル® Cyclone® V SoC FPGA上のTOPPERS/FMPカーネルをベースとした組込みソフトウェア・プラットフォームを理解されたい方
・USBデバイス・ホストの検証と技術を習得されたい方
・有線LANドライバ(MAC)を使った簡単なネットワークの検証と技術を習得されたい方

受講料

¥30,000-(税別)

  • 事前の銀行振込(振込手数料お客様ご負担)のみ。消費税分を加算した金額をお支払ください。
  • 当日現金支払はお受けできませんので、ご注意ください。

日程・お申し込み

日程 時間 会場 定員 お申し込み
2019/06/27
(木)
  • 10:00-17:00
    (受付 9:30 -)

新横浜会場:マクニカ 第2ビル

  • 10名
受付終了

アジェンダ

時間 内容
30分

1. ハードウェア設定とプラットフォーム

30分

2. 開発環境とハードウェアの検証

60分

3. TOPPERS/FMPカーネルの導入 [実習]

60分

4. タスクモニタの導入とFPGA検証 [実習]

90分

5. USBデバイス・ホストの実行[実習]

90分

6. lwIPでネットワーク対応[実習]

※セミナー内容は、予告なく変更される場合がございます。あらかじめ、ご了承ください。

持ち物

お名刺1枚
※昼食は弊社でお弁当をご用意しております。

講師/講師プロフィール

竹内 良輔
TOPPERSプロジェクト副会長
教育WG主査
(株)リコー

対象者

・組込みに関連されるエンジニア
・C言語の開発経験のある方で、組込みソフトウェアプラットフォームに興味のある方
※半導体メーカー、ならびにその販社の方の受講はお断り申し上げます

注意事項

・申込み人数が最少催行人数に満たない場合は、本セミナーを中止あるいは開催日程を延期することがございます。予めご了承ください。
・参加費のお支払いについては、銀行振込となります。銀行口座情報は、セミナー開催が決定次第、追ってメールにてご連絡いたします。今しばらくお待ちください。
・「特定商取引に関する法律」に基き、通信販売にクーリングオフは適用されません。
・ご入金後のキャンセルにつきましては、返金不可となります。
・ご入金後に、お客様ご都合による参加不可となった場合は、代理の方のご参加をご調整ください。代理の方が参加される場合は、開催日含む3営業日前迄にご連絡ください。
(注)代理の方は、お申込み者同社内の方に限ります。